## 平成31年度 東京大学大学院情報理工学系研究科 コンピュータ科学専攻 入学試験問題 # 専門科目I 平成30年8月20日 13:45-15:15 ## 注意事項 - (1) 試験開始の合図があるまで、この問題冊子を開けないこと. - (2) 3 題すべてに答えよ. 問題ごとに指定された解答用紙を使用すること. - (3) 解答用紙および問題冊子は持ち帰らないこと. ## Specialized Subjects I 13:45 - 15:15, August 20, 2018 Entrance Examination (AY 2019) Department of Computer Science, Graduate School of Information Science and Technology The University of Tokyo #### Notice: - (1) Do not open this problem booklet until the start of the examination is announced. - (2) Answer the following 3 problems. Use the designated answer sheet for each problem. - (3) Do not take the problem booklet or any answer sheet out of the examination room. 下欄に受験番号を記入すること. Write your examinee's number in the box below. 計算などに使ってもよいが、切り離さないこと。 Usable for memos; do not detach. 計算などに使ってもよいが、切り離さないこと. Usable for memos; do not detach. ### 問題 1 この問題ではnビットによって0から $2^n-1$ までの整数を表現する.以下の問いに答えよ. - (1) Half adder および Full adder を, それぞれ, AND, OR, NOT ゲートのみを用いて設計せよ. - (2) 3つの16ビット整数a, b, cを入力として, a+b+c=d+eとなるような17ビット整数d, e を出力する回路を設計せよ、ただし使えるのは Half adder と Full adder のみ(個数に制限はない)であり、それらを直列につなぐことはできない。 - (3) 4 つの 16 ビット整数 $a_1$ , $a_2$ , $a_3$ , $a_4$ を入力として, $a_1+a_2+a_3+a_4=b_1+b_2$ となるような 17 ビット整数 $b_1$ , $b_2$ を出力する回路を設計せよ.ただし使えるのは Half adder と Full adder のみ(個数に制限はない)であり,直列につながる adder の段数を最小にせよ. - (4) 2つの8ビット整数a, bを入力として, $a \times b = c + d$ を満たす整数c, dを出力する回路を設計せよ、ただし使えるのは $8 \times 8$ 個の1ビット乗算器に加えて Half adder と Full adder のみ(個数に制限はない)である. #### Problem 1 In this problem, integers ranging from 0 to $2^n-1$ are represented by n bits. Answer the following questions. - (1) Design a Half adder and a Full adder. You can use only AND, OR, and NOT gates. - (2) Design a circuit as follows. Its inputs are three 16-bit integers a, b, and c. The outputs are two 17-bit integers d and e such that a + b + c = d + e. Here, you can use only Half adders and Full adders (the number of the adders is not restricted), and no adders can be connected in series. - (3) Design a circuit as follows. Its inputs are four 16-bit integers $a_1$ , $a_2$ , $a_3$ , and $a_4$ . The outputs are two 17-bit integers $b_1$ and $b_2$ such that $a_1 + a_2 + a_3 + a_4 = b_1 + b_2$ . Here, you can use only Half adders and Full adders (the number of the adders is not restricted), and the maximum number of adders connected in series must be minimized. - (4) Design a circuit as follows. Its inputs are two 8-bit integers a and b. The outputs are two integers c and d such that $a \times b = c + d$ . Here, you can use only Half adders and Full adders (the number of the adders is not restricted) in addition to $8 \times 8$ one-bit multipliers. #### 問題 2 32KB の物理メモリを有する 32 ビットのマシン上でオペレーティングシステムがページング機能を提供する場合を考える。ページサイズは 4KB, 仮想メモリのサイズは 4GB であり, キャッシュメモリは存在しない。以下の問いに答えよ。なお, 1KB は 1024 バイトであるとする。 - (1) ページング機能に関する以下の用語の意味をそれぞれ簡潔に説明せよ. - ページ - ページテーブル - ページ置換 - ページフォールト - アドレス変換バッファ(TLB) - (2) 以下のページテーブルが与えられた際の仮想アドレス 2A0F(16 進数) に対応する物理アドレス スを 16 進数で求めよ. | ページ番号(10 進数) | フレーム番号(2 進数) | 有効ビット | |--------------|--------------|-------| | 0 | 111 | 1 | | 1 | 000 | 0 | | 2 | 110 | 1 | | 3 | 000 | 0 | | 4 | 101 | 1 | | 5 | 000 | 0 | | 6 | 000 | 0 | | 7 | 000 | 0 | | 8 | 000 | 0 | | 9 | 001 | 1 | | . 10 | 100 | 1 | | 11 | 000 | 1 | | 12 | 011 | 1 | | 13 | 000 | 0 | | 14 | 000 | 0 · | | 15 | 010 | 1. | (3) C言語で書かれた以下の2つのプログラムコードをそれぞれ実行した際に発生するページフォールトの回数を求めよ. プログラムコード 1: プログラムコード 2: なお,各プログラムコードを実行する際には以下の仮定が成り立っているものとする. - i, j, sum は 32 ビット整数型の変数である. A は 1024 × 1024 個の要素をもつ 32 ビット 整数型の 1 次元配列である. sum と A の各要素の値はすべて設定されている. - コンパイラによるプログラムコード最適化は無効である。 - 初期状態において、A に割り当てられたページはすべて有効ではない。A 以外のデータ(プログラムコードとページテーブルを含む)は有効な1 ページに割り当てられており、それはページアウトされない。 - Aの先頭アドレスに対するページ割当てはページ境界にアラインされている. - ページ置換は Least Recently Used (LRU) 方針に基づく. #### Problem 2 We consider a 32-bit machine with 32KB physical memory, upon which the operating system supports the paging functionality. The page size is 4KB, the virtual memory size is 4GB, and there is no cache memory. Answer the following questions. Note that 1KB is equivalent to 1024 bytes. - (1) Explain each of the following terms regarding the paging functionality, briefly. - Page - Page Table - Page Replacement. - Page Fault - Translation Look-aside Buffer (TLB) - (2) Obtain the physical address in hexadecimal corresponding to the virtual address of 2A0F (hexadecimal) when the following page table is given. | Page number (decimal) | Frame number (binary) | Valid bit | |-----------------------|-----------------------|-----------| | | | 1 1 | | 0 | 111 | 1 | | 1 | 000 | 0 | | 2 | 110 | 1 | | 3 | 000 | 0 | | · 4 | 101 | 1 | | 5 | 000 | 0 | | 6 | 000 | 0 | | 7 | 000 | 0 | | 8 | 000 | 0 | | 9 | 001 | 1 | | 10 | 100 | 1 | | 11 | 000 . | 1 | | 12 | 011 | 1 | | 13 | 000 | 0 | | 14 | 000 | 0 . | | 15 | 010 | 1 | (3) Obtain the number of page faults caused by executing each of the following two pieces of program code written in C language. ``` Program Code 1: Program Code 2: for (j = 0; j < 1024; j++) for (i = 0; i < 1024; i++) sum += A[i * 1024 + j]; Program Code 2: for (i = 0; i < 1024; i++) for (j = 0; j < 1024; j++) sum += A[i * 1024 + j]; ``` Note that each program code is executed under the following assumptions. - i, j, and sum are 32-bit integer variables. A is a 32-bit integer 1-dimensional array with $1024 \times 1024$ elements. The values of sum and each element of A are all set. - Program code optimization by a compiler is disabled. - In the initial state, all the pages that are allocated for A are not valid. Any data (including the program code and the page table) other than A are allocated to some valid page, and it is never paged out. - Page allocation for the start address of A is aligned with a page boundary. - Page replacement is based on the Least Recently Used (LRU) policy. #### 問題 3 - (1) $A=(Q,\Sigma,\delta,q_0,F)$ を決定性有限オートマトンとする. $\mathcal{L}(A)$ の補集合, すなわち $\Sigma^*\setminus\mathcal{L}(A)$ を 受理する決定性有限オートマトンを与えよ. ただし $\delta\in Q\times\Sigma\to Q$ は全域関数であると仮定してよい. - (2) 文脈自由文法 G を入力とし, $\mathcal{L}(G) = \emptyset$ であるか否かを決定するアルゴリズムを示せ、 - (3) チョムスキー標準形の文脈自由文法 $G=(V,\Sigma,P,S)$ および決定性有限オートマトン $A=(Q,\Sigma,\delta,q_0,F)$ に対し、文脈自由文法 $G_A=(V_A,\Sigma,P_A,S')$ を以下によって定義する. $$V_{\mathcal{A}} = \{S'\} \cup \{B_{q,q'} \mid B \in V \land (q, q' \in Q)\}$$ $$P_{\mathcal{A}} = \{B_{q,q'} \to C_{q,q''}D_{q'',q'} \mid (B \to CD \in P) \land (q, q', q'' \in Q)\}$$ $$\cup \{B_{q,q'} \to a \mid (B \to a \in P) \land (q, q' \in Q) \land (\delta(q, a) = q')\}$$ $$\cup \{S' \to S_{q_0,q} \mid q \in F\}.$$ ただし $S' \not\in \{B_{q,q'} \mid B \in V \land (q,q' \in Q)\}$ とする、 $\mathcal{L}(G_{\mathcal{A}}) = (\mathcal{L}(G) \cap \mathcal{L}(\mathcal{A})) \setminus \{\epsilon\}$ が成り立つことを証明せよ、 (4) チョムスキー標準形の文脈自由文法 G および決定性有限オートマトン A が与えられたとき, $\mathcal{L}(G)\subseteq\mathcal{L}(A)$ が成り立つか否かを決定する方法を与えよ. 問い (1), (2) および (3) の結果を使ってもよい. #### Problem 3 In the following, we represent a deterministic finite automaton as a quintuple $\mathcal{A}=(Q,\Sigma,\delta,q_0,F)$ (where Q is a finite set of states, $\Sigma$ is a finite set of input symbols, $\delta\in Q\times\Sigma\to Q$ is the transition function, $q_0\in Q$ is the initial state, and $F\subseteq Q$ is the set of final states), and a context-free grammar as a quadruple $G=(V,\Sigma,P,S)$ (where V is a finite set of non-terminal symbols, $\Sigma$ is a finite set of terminal symbols, P is a finite set of production rules, and $S\in V$ is the start symbol). A context-free grammar $G=(V,\Sigma,P,S)$ is in Chomsky normal form if each production rule is of the form $B\to CD$ , $B\to a$ , or $S\to \epsilon$ (where B is a non-terminal symbol, C and D are non-terminal symbols other than S, a is a terminal symbol, and $\epsilon$ is an empty sequence). We write $\mathcal{L}(A)$ for the language accepted by a deterministic finite automaton A, and $\mathcal{L}(G)$ for the language generated by a context-free grammar G. Answer the following questions. - (1) Let $\mathcal{A} = (Q, \Sigma, \delta, q_0, F)$ be a deterministic finite automaton. Give a deterministic finite automaton that accepts the complement of $\mathcal{L}(A)$ , i.e., $\Sigma^* \setminus \mathcal{L}(A)$ . Here, you may assume that $\delta \in Q \times \Sigma \to Q$ is a total function. - (2) Describe an algorithm that takes a context-free grammar G as an input, and decides whether or not $\mathcal{L}(G) = \emptyset$ . - (3) Given a context-free grammar $G = (V, \Sigma, P, S)$ in Chomsky normal form and a deterministic finite automaton $\mathcal{A} = (Q, \Sigma, \delta, q_0, F)$ , we define a context-free grammar $G_{\mathcal{A}} = (V_{\mathcal{A}}, \Sigma, P_{\mathcal{A}}, S')$ by: $$V_{\mathcal{A}} = \{S'\} \cup \{B_{q,q'} \mid B \in V \land (q, q' \in Q)\}$$ $$P_{\mathcal{A}} = \{B_{q,q'} \to C_{q,q''}D_{q'',q'} \mid (B \to CD \in P) \land (q, q', q'' \in Q)\}$$ $$\cup \{B_{q,q'} \to a \mid (B \to a \in P) \land (q, q' \in Q) \land (\delta(q, a) = q')\}$$ $$\cup \{S' \to S_{q_0,q} \mid q \in F\}.$$ Here, assume $S' \notin \{B_{q,q'} \mid B \in V \land (q,q' \in Q)\}$ . Prove that $\mathcal{L}(G_{\mathcal{A}}) = (\mathcal{L}(G) \cap \mathcal{L}(\mathcal{A})) \setminus \{\epsilon\}$ holds. (4) Give a method to decide, given a context-free grammar G in Chomsky normal form and a deterministic finite automaton $\mathcal{A}$ as inputs, whether or not $\mathcal{L}(G) \subseteq \mathcal{L}(\mathcal{A})$ holds. You may use the results of questions (1), (2), and (3). 計算などに使ってもよいが、切り離さないこと. Usable for memos; do not detach. 計算などに使ってもよいが、切り離さないこと. Usable for memos; do not detach.